电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA1095M00BG

产品描述LVPECL Output Clock Oscillator, 1095MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA1095M00BG概述

LVPECL Output Clock Oscillator, 1095MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA1095M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1095 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
怎么我不来,其他人也不发言了?
这两天因为有事,没来这里发言,结果发现也没其他人发言了。 以前从来没有觉得自己这么重要,也不 知真的是自己重要还是巧合? 我正在酝酿写一个小系列,这两天实在太忙了,我会尽 ......
向农 工作这点儿事
求codewarrior完全破解版或注册机
forhcs08我的是6.3,但是有个32K代码限制,网上有注册码但是只管一个月,各位大侠用的什么版本破解怎么解决的?...
huo_hu NXP MCU
检测电源剩余量
我现在想检测我终端设备的电池剩余量并将它显示出来,我用的是WinCE的操作系统,我的程序如下: SYSTEM_POWER_STATUS_EX spse; GetSystemPowerStatusEx(&spse, TRUE); CString power = ......
大漠孤烟 嵌入式系统
【原创】求助!!急!!!!
请问:我现在自己做一个430实验板. 我在集成板上焊好了MSP430F147芯片,外围电路也很简单,主要是晶振模块,电源模块,电源模块输出有3V和5V,请问外围电路这样设计就能使芯片工作了吗?就可以 ......
老衲 微控制器 MCU
按捺不住激动的心————收到C2000的开发板了!!!!
么有想到,在上海TI之行后,一篇感想竟然真的让我得到了这份礼物。。。。意料之外啊,惊喜!!:) :) TI的微控制器接触的很少,这次终于有机会一睹庐山真面目了啊,据说C2000是有DSP的功能,这 ......
yujiyuan1984 单片机
FPGA设计真的需要synplify来做综合吗
最近做的一个设计 如果用quartusII直接综合、布线,资源占用率在70%左右, 速度最快可以到130MHz左右; 但是如果用synplify综合,QII布线,资源占用大约上升10%, 速度降了20多M! 感觉在sy ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2660  2484  676  2273  2065  1  18  44  4  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved