电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QB256M000DG

产品描述CMOS/TTL Output Clock Oscillator, 256MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QB256M000DG概述

CMOS/TTL Output Clock Oscillator, 256MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QB256M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率256 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
智能电网的解决方案
通常情况下,一个永磁电机,其中包括无刷直流(BLDC) 和永磁同步电机(PMSM),具有一个绕组定子,一个永磁转子组件和感测转子位置的内部或外部器件。感测器件提供位置反馈以适当地调整定子电压基 ......
德州仪器 模拟与混合信号
北美电子工程师薪酬大揭秘
在北美的工程师拥有非常不错的薪水,这些薪水是多少并不重要,重要的是他们对现状很满意,至少根据他们对EE Times年度薪酬和观点调查(EE Times Annual Salary & Opinion Survey)所做的回答可见 ......
程序天使 工作这点儿事
2003~2013赛前元器件清单与赛题对比
2003~2013赛前元器件清单与赛题对比...
zhangbodt 单片机
430单片机串口程序问题
自己写了一个串口调试程序,用串口调试助手调试,只有发送没有接收。各位高手看看是不是程序有问题啊 #include void main(void) { unsigned char i; P4SEL |= BIT0; ......
小愤青 微控制器 MCU
有哪位GD32+FATFS挂载U盘成功过的没?请赐教
当前STM32105+FATFS 0.13C,挂载U盘正常。 代码不变,只将板上的STM32换成GD32F105,U盘挂载 不 成功(GD说是与ST兼容,手头的项目想换成GD芯片)。 哪位成功过,想请教点经验。谢谢 ......
mini_peng GD32 MCU
关于黑金AX301-FPGA套件我的一些例程(应网友要求分享)
暑假学习了一段时间黑金AX301-FPGA视频图像开发套件,现在由于一些原因暂时不用了,已经转给别人,这里是将我学习的时候做的一些东西分享,比较少,希望能帮助大家。 关于这个套件主要是发现 ......
CP19940613 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1568  612  449  1910  1423  21  56  48  14  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved