电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA93M0000DG

产品描述LVPECL Output Clock Oscillator, 93MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA93M0000DG概述

LVPECL Output Clock Oscillator, 93MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA93M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率93 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
12月3号的颁奖什么情况啊
本帖最后由 paulhyde 于 2014-9-15 03:41 编辑 2011电子设计大赛,12月3号的颁奖什么情况啊 ...
wyzamazon 电子竞赛
SD卡问题
最近在调试SD卡驱动。。。。我在卡刚插入时用了很多打印,发现。。。在我插入时读取卡的分区表时突然把卡拔掉。。这是机器死掉了。。。。。问下有过SD卡经验的人。。。这里有什么大的问题呢...
冬天的梦 嵌入式系统
世界上最难学的技术是啥?
世界上的技术分很多种,但最难学的是那种?我的答案是:别人的技术,同样的东西,我们可以用我们擅长的技术把它做出来,但你要用别人的,那就得了解,对用用户级的,操作手册和大概的原理图就够 ......
wugx 聊聊、笑笑、闹闹
cc3200与rt5350系统搭建问题
本帖最后由 猪猪夜眸 于 2016-6-21 15:04 编辑 求大神指导呀,第一次使用wifi,老师给了一个方案,使用CC3200作为STA,RT5350作为AP,并且还要更改MAC的csma机制,我查了一部分资料,发现好 ......
猪猪夜眸 无线连接
“这是个坑”+已被窗口看门狗逼成疯狗
完成了程序的初步设计之后,要求给它加只窗口看门狗,从此就疯了好几天,配置狗,使能狗,中断函数,完美,应该跑起来了把,图样图生破,按照手册计数器从0x40到0x3f这段要进中断函数,不喂狗在 ......
y909334873 单片机
C2000的TMS320F2803x加密后连接不上目标板
大家好! 我用汇编代码加密之后,出现如附件所示的错误提示,CCS连接不上控制板,无法对芯片进行解密,请问哪路大神知道的呀? 急求!!! ...
HI薰衣草 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 892  1716  557  102  1507  19  56  47  11  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved