电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA65M0000BG

产品描述LVPECL Output Clock Oscillator, 65MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA65M0000BG概述

LVPECL Output Clock Oscillator, 65MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA65M0000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率65 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
2022年10月TIOBE指数
2022年10月TIOBE指数 10 月标题:四大语言的统治地位不断提高 在相当长的一段时间内,Python、Java、C和C++是TIOBE指数的前四名语言。它们远远领先于其他语言,而且这种差距似乎还在不断扩 ......
dcexpert 聊聊、笑笑、闹闹
求大神如何用TPS40210升压芯片用WEBENCH做一个升压可调电源??
自己也使用过WEBENCH,但是发现它的输出端都是固定值。想要做一个输出可调,WEBENCH好像就不可以了。原来用TPS5434做降压BUCK电路,也是只能固定输出。我先用WEBENCH做了一个降压到3.3V,在做了 ......
良晴先生 模拟与混合信号
转:嵌入式系统关键技术分析 下
2 嵌入式系统开发相关技术  相对于在Windows环境下的开发应用程序,嵌入式系统开发有着很多的不同。不同的硬件平台和操作系统带来了许多附加的开发复杂性。2.1 嵌入式开发过程  在嵌入式开 ......
luoyan 嵌入式系统
芯币竞价全新回归 抱回惊喜迎接新年
为感谢这一年来大家对论坛的支持,从本周开始连续四周,我们将放置一些重量级礼品供大家用部分RMB+芯币或单独芯币的方式进行竞价这次参与竞价的是 RIGOL 1102U 数字示波器 恭喜89楼chenzhufly ......
eric_wang 综合技术交流
晒晒中奖得的小风扇
150123150124150125150126150127150128150129 虽然是小东西 不过头一次中奖真心的很欣慰的说0.0 ...
shadow丶 stm32/stm8
有人懂这个振荡电路吗?比如如何起振、又是怎么引入反馈来维持振荡?
304814希望有大神能帮我分析一下这个电路,自己对模电的知识了解差的太远,看不出来这是什么振荡电路 ...
冬天的树枝 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2409  1142  1812  597  1787  41  58  57  16  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved