电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA672M000DGR

产品描述LVPECL Output Clock Oscillator, 672MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RA672M000DGR概述

LVPECL Output Clock Oscillator, 672MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA672M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率672 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
有奖回帖~~~~
最近公司要举办一个活动,重点推广xilinx最新的ZYNQ开发板,但是我们一直没有想到什么很好的策划方案来吸引网友,大家给我提提想法吧,,,,重点在吸引大量网友,,,回帖有奖联系QQ:12803490 ......
qixiangyujj 综合技术交流
<<>>
使用UART1,自动波特率检测,8个数据位,1个停止位,偶校验。这里是应用手册:http://www.st.com/stonline/products/literature/an/13801.pdf这里还用很多其他应用笔记:http://www.st.com ......
asdf6716 stm32/stm8
解锁 TE掌上微网站,获取一站式资源!
TE掌上微网站火热上线啦!小小微站蕴含大大能量! 在这里,你可以“一站式”解决: √ 随时随地,与专业顾问1V1在线沟通 √ 及时获取,多维度连接和传感器应 ......
EEWORLD社区 工业自动化与控制
车载网络成为汽车电子领域的最大热点
毋庸置疑,汽车电子已体现出网络化的发展方向,车载网络成为汽车电子领域的最大热点。提高控制单元间通讯可靠性和降低导线成本的网络总线技术应用成为动力所在,包括CAN、LIN、FlexRey、MOST、I ......
1ying 汽车电子
Q:从新买的9B96开发板引线
只给了引脚对应的各个跳线,如何把所需的引脚引出来与外部电路相连接?...
喜鹊王子 TI技术论坛
急!!!关于利用GPRS模块向PC机传输数据的问题!!
各位高人,帮我看看。我现在要实现GPRS模块向可以上网的电脑发送数据。弄了好久,也没弄出来,只好向各位求救啦。 现有的情况: 支持GPRS的模块 SIM300 ,该模块通过串口和PC相连 ......
bestall100 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1178  1519  2389  2038  1922  24  32  26  6  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved