电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC637M000DG

产品描述LVDS Output Clock Oscillator, 637MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FC637M000DG概述

LVDS Output Clock Oscillator, 637MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FC637M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率637 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问verilog编译问题
Error: Node instance "U1" instantiates undefined entity "detect_module"什么地方没弄好...
tianma123 FPGA/CPLD
求助设计一个微电流控制的开关
本帖最后由 paulhyde 于 2014-9-15 09:30 编辑 我有设计,需要大家帮帮忙,设计一个由微电流控制的开关,电流小于20mA,可能更小。希望电路能尽量的简单,另外设计号的请给份电路图以及个元件参 ......
zhangzhiwei 电子竞赛
嵌入式求职求教
我是一名研二的学生,做的课题是arm+linux,找工作也想做嵌入式这个行业。小妹再次求教各位大哥,在北京做嵌入式的公司有哪几家比较有名,笔试,面试都会考些什么内容,我想早做些准备。有人说 ......
liyz2169 嵌入式系统
求助光耦使用问题
如下图,两个光耦隔离电路,共用一个电源5V,有什么问题没有呢 651272 ...
Knight97538 电源技术
求教dogs102x6Memory【】这个函数,求指导
:congratulate:dogs102x6Memory【】这个函数说明是Provide direct access to the frame buffer提供帧缓冲器的直接存取 ,在液晶程序里的语句是 dogs102x6Memory = ......
yinger01 微控制器 MCU
关于stm32的操作系统
本人小白一枚,刚接触嵌入式两个月,,,,,,,,,老师给我们说了一个叫ucos的操作系统,以后正式工作的时候还会用这个操作系统吗,或者说还有 其他的操作系统,如果有,能介绍几个么。谢谢 ......
红细胞 编程基础

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 238  1114  1402  1415  2630  43  23  16  19  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved