电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA880M000BG

产品描述LVPECL Output Clock Oscillator, 880MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA880M000BG概述

LVPECL Output Clock Oscillator, 880MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA880M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率880 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
智能机器人设计完整资料分享
智能机器人设计完整资料分享 195747 195740 195741 195742 195743 195744 195745 ...
我是糕肤摔 机器人开发
板子已到~开箱图~FPGA(cyclone4)开发板心得第01贴
KDY同学及圆通快递神速!今天板子就到了.人没在学校,朋友代取的.明天回学校开始调试~ 上图: 119440 物品清单: 119441 下载器及说明书: 119442 美中不足是没有附带数据光盘,应该是 ......
astwyg FPGA/CPLD
移动通信基站净化电源的探讨
移动通信基站净化电源的探讨 摘要:电源对移动通信基站设备的正常运行是至关重要的。我国地域辽阔,在移动通信基站已开始普及到山区、农村及边远地区时,提供净化电源,即无尖脉冲的稳压电源是 ......
zbz0529 电源技术
收到活动奖品--飞利浦笔记本音箱
就在刚刚,收到从京东寄过来的活动奖品,飞利浦笔记本音箱 这个是参加“PI有奖问答第二期”的奖品,再次感谢PI,感谢EEWORLD 依照惯例,晒下开箱照 172588 172590 172587 正好我的笔记 ......
sint27 聊聊、笑笑、闹闹
c语言编程
输入若干个大于零的整型数,比较大小,输出大的数,...
laiting20080104 单片机
嵌入式驱动和内核开发思路总结
http://www.top-e.org/linux-kernel-driver-training.pdf 好的话别忘了顶一下。。。...
nuaajiang 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1487  1333  2566  2075  980  54  4  58  32  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved