电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB937M000DG

产品描述LVPECL Output Clock Oscillator, 937MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB937M000DG概述

LVPECL Output Clock Oscillator, 937MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB937M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率937 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
E币兑换的笔记本硬盘到了--晒贴
本帖最后由 damiaa 于 2015-9-19 11:44 编辑 E币兑换的笔记本硬盘到了--晒贴1个T,应该可以装点乱七八糟的东西了。 谢谢EE{:1_144:} 214796 经过暴力拆解后: 214797 笔记本硬盘再不 ......
damiaa 聊聊、笑笑、闹闹
LPC2478小系统板,请人写程序,有意者速联系
我有一个电路板,就是LPC2478核心,配上一个SDRAM,NANDFALSH,RS232,加一个LCD接口。 现提供原理图请人写程序,有意者请联系扣扣:一二零七八五三七九,谢谢。1个月内有效。 ...
champion168 工作这点儿事
点亮二极管
各位大侠,点亮二极管怎么编写呀,用c语言,avr mega16单片机,谢谢...
suzhiqiang168 Microchip MCU
CCS
CCS中,用C语言来开发DSP系统时,它的CMD文件一般该怎么写呀? 没有汇编那么清楚明了呀? 请高手讲讲经验。...
风亦路 DSP 与 ARM 处理器
OrCAD--->Model Edit中的Parameters各参数意义
Model Edit中有三个dock,其中一个是Parameters,在这个dock中,Parameter Name有很多参数,但是其代表的什么意思不知道,烦请大家帮助. 如我做了一个MOSFET库,在Parameter Name这一列中,有L、W、KP ......
wmj0402 嵌入式系统
模数转换器每次都需要校准吗?
例如ADS1255,他每次都需要自校准吗?如果是的话,ADS1255怎么进行校准? 求救! ...
cwh6319 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2691  2213  738  46  938  42  4  1  11  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved