电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB171M000DG

产品描述LVPECL Output Clock Oscillator, 171MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EB171M000DG概述

LVPECL Output Clock Oscillator, 171MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EB171M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率171 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
铁电常用的都有什么型号呀?
如题: 大家常用的都有什么型号呀?大家用着感觉怎么样啊 有朋友推荐不错,想了解下...
banana 单片机
设计一个单片机电路实现设备间切换的方案
小女子接触硬件设计时间不长,要做一个软硬件结合的东西,请大家帮个忙理清一下思路,给个意见。 有一个控制台连接打印机、传真机、扫描仪等设备,控制台上有调节旋钮,需要用哪个设备,就把旋 ......
aaixinjue 嵌入式系统
做为吃货调查一下,你家哪里好吃的零食和特产是啥?
身在外地,每到节假日需要送礼物的时候就特犯愁:puzzle:这次给亲戚或朋友带点什么呢?万能的坛友们:kiss:跟帖说说你的家乡是哪?都有哪些好吃的零食或特产吧? ...
eric_wang 聊聊、笑笑、闹闹
为什么简简单单学DSP没有更新了啊?
如题,是结束了吗?...
xiaoche18 微控制器 MCU
【晒样片】+ TI 样片计划变更后一次曲折的样品申请
本帖最后由 wgsxsm 于 2014-12-1 09:44 编辑 TI在对样品申请严格控制了之后,先是给我发了一封邮件,说我的邮件地址不能再作为免费申请的账号了,感觉怪怪的,明明是非免费的企业邮箱居然给禁了. ......
wgsxsm TI技术论坛
关于ADS1247温度转换与实际相差3-4℃
最近在测试TI的ADS1247芯片,以下是我的硬件原理图以及软件温度转换函数,寄存器相关函数都已验证并且读取没有问题: 520955520956 ...
CN先飞 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 303  2219  2257  1526  1958  25  23  37  36  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved