电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB385M000DGR

产品描述LVDS Output Clock Oscillator, 385MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB385M000DGR概述

LVDS Output Clock Oscillator, 385MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB385M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率385 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问c# + wince下如何实现模拟键盘和鼠标
在windowApplication里通过 "mouse_event"方法可以实现模拟键盘,但在wince里不行,请问各位如何在c# + wince里实现模拟键盘和鼠标? ...
sswd 嵌入式系统
OPPO裁员20%?
日前,有传闻称国内某一线手机品牌将会在下半年大规模裁员20%。外界不少人认为该国内一线手机品牌应该说的是华为。不过,也有消息显示,将要大规模裁员20%的国内一线手机品牌厂是OPPO。 ......
eric_wang 工作这点儿事
STM32F103RE的JTAG引脚被REMAP之后如何进行JTAG操作?
看到手册上说可以对JTAG相关的引脚进行REMAP操作,那岂不remap之后就无法用原来的引脚JTAG了吗?...
xysmart stm32/stm8
处理器为什么只能有一层器件,NAND却可以多层堆叠?
在知乎看到一个提问,转过来分享给大家 原文地址 处理器的器件层是不是只有最下面一层,不能多层的原因是导线连接问题复杂还是最下面一层硅(单晶硅)来制作器件性能最高?SOI的绝缘体上 ......
白丁 FPGA/CPLD
【全志异核多构 AI智能视觉V853开发板测评】简单开箱
首先感谢厂家和eeworld得活动。关于开发板和芯片资料官方主页十分详细https://v853.docs.aw-ol.com/ 这里还是做一下复读机: V853 是一颗面向智能视觉领域推出的新一代高性能、低功耗 ......
dql2016 国产芯片交流
C6000的程序优化流程及方法
C6000软件开发流程 443823 图1为C6000的软件开发流程图。图中阴影部分是开发C代码的常规流程,其他部分用于辅助和加速开发讨程. C/C++源文件首先经过C/C++编译器(C/C++cornpiler)转 ......
fish001 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2034  736  1247  662  1071  45  37  18  13  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved