电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC1080M00DG

产品描述LVPECL Output Clock Oscillator, 1080MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EC1080M00DG概述

LVPECL Output Clock Oscillator, 1080MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC1080M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1080 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
wince4.2是否支持.net,特急!!
谢谢各位,在百忙之中给回答一下下面问题: 1 wince4.2是否支持.net; 2 .net下开发的windows程序能不能移植到wince4.2?...
yuguohua43 嵌入式系统
转赠LPC1343开发板了
本着充分利用,好东西大家分享的原则,转增LPC1343开发板。 soso姐指示:想要的朋友简要的写个项目任务书,让坛里的朋友们信服,就赠了哈...
simonprince NXP MCU
Quartus II 中管脚上拉电阻(弱上拉)的默认值是多少
就是那个weak pull-up resistor ,可以选择on 或者off 或者是啥也没有,当我啥也不选的时候他默认的什么啊 谢谢各位大神 ...
3008202060 FPGA/CPLD
麻烦大家给我看一下
我用G2553定时器A的连续计数模式,想要读取定时器寄存器TAR内的值,那是16位的二进制形势存储的吗,为什么我直接把他赋给一个全局变量,然后分离各个位,用液晶显示出来不对呢。最主要的是,我 ......
青稚 微控制器 MCU
求一个基于FPGA的篮球计分系统的程序
现在在做毕业设计,题目是基于FPGA的篮球计分系统,求大神分享一点资料,谢谢QQ:1374570719...
潇潇雨忆 FPGA/CPLD
简单电路让数字电源控制器与模拟控制兼容
最近,超大规模集成(VLSI)技术的发展扩宽了数字控制应用范围,尤其是在电源电子元件方面的应用。 数字控制IC具有多种优势,比如裸片尺寸更小、无源元件数量更少、成本更低。 另外,数字控制可利 ......
youluo ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2888  2186  539  655  691  6  12  50  4  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved