电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UB1312M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1312MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UB1312M00DGR概述

CMOS/TTL Output Clock Oscillator, 1312MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UB1312M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1312 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
[笔记]学习万年历
最近在看万年历算法,看的主要内容是杨和荣笔记 - 中国农历二百年算法及年历。参考资料整理了公历算法,在使用时一般都是已知公历年月日,因而公历算法的关键在于如何求出星期。代码如下(已验 ......
threeyears 单片机
谁用过ADS8528,该怎么与FPGA链接
紧急求助:有哪位用过ADS8528这款芯片,如何在硬件模式下设置它的外围配置,如何让它与FPGA链接通讯,采集数据?谢谢啦各位!...
大牛 模拟与混合信号
详解 SAW 和 BAW 滤波器的结构、原理、使用考虑因素
滤波器会评估信号并去除不需要的频率,同时保留所需频率。滤声器是移动设备中最常用的滤波器。一款高端智能手机必须要对多达 15 个频段的 2G、3G 和 4G 无线接入方式的发送和接收路径进行滤波, ......
兰博 无线连接
请教大家一个电路问题!急!
我的电路学的不好我请教大家一个问题,在这个图中计算等效戴维南电路电压时为什么要 UOC= Ui*40/(10+40)+USB*10/(10+40)=0.8 Ui+0.2 USB (迭加定理)呢,为什么不是UOC= Ui*10(10+40)+USB*40(10+ ......
wjzwyl 模拟电子
请问可不可以用EZ430-CC2500的仿真模块仿真其它型号的单片机
可不可以用EZ430-CC2500的仿真模块仿真其它型号的单片机 就是把那6根线用来和其它的单片机相连,不知道可不可以...
changyuan009 微控制器 MCU
为什么采用4~20mA的电流来传输模拟量?
大家可能会非常熟悉RS232,RS485,CAN等工业上常用的总线,他们都是传输数字信号的方式。那么,我们用什么方式来传输模拟信号呢?工业上普遍需要测量各类非电物理量,例如温度、压力、速度、角 ......
Aguilera 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1385  31  1428  2176  2089  7  21  38  40  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved