电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BA364M000DG

产品描述LVDS Output Clock Oscillator, 364MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BA364M000DG概述

LVDS Output Clock Oscillator, 364MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BA364M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率364 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
fat32分区大小
为什么用statfs读取的NTFS信息是正确的,但fat32是错误的呢?? fat32有什么特别之处吗??...
hellodsp 嵌入式系统
51单片机显示时分,求各位帮忙看看能否实现功能
要求:b0 b1 b2 b3 位始终显示0;b4 b5显示分钟,b6 b7显示秒 #include ......
icu 嵌入式系统
请教STM32通过GPRS远程升级的片内程序的方案
初步设想是当发送原声升级命令时,终端通过GPRS远程下载程序文件到某个存储芯片上,然后STM32切换模式,装载下载的升级程序文件,重启...
zx8227112 stm32/stm8
分享一本无线电相关的好书-《业余无线电手册》(中文翻译版)
美国业余无线电联盟 著 全球业余无线电爱好者入门教程 亚马逊分类排名销量第一 强烈推荐,由浅入深,不怕没有基础就怕没有耐心,一千多页,看完你就变身无线电大牛 ...
cangsang 无线连接
wince pci驱动请教,关于地址映射
各位大侠好,我正在研究进行wince下pci驱动的开发,目前遇到一个问题,迟迟没有解决,想向各位请教。 我的设备是Pci(X86下),该设备具有一个memory和一个IO,我先分别获取到其基地址和长度, ......
baiyun555 嵌入式系统
关于pc-lint
其实很早以前,在看 何宗斌 的 8位机开发和编程规范 那本书 知道了 pc-lint和misrac以后。我就一直想试图使用这些 经典的 检查工具。然而pc-lint曾有过一阵子想安装,无奈当时实在看得一头雾水 ......
辛昕 编程基础

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 770  2748  1952  1907  923  16  56  40  39  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved