电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA349M000BG

产品描述LVPECL Output Clock Oscillator, 349MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA349M000BG概述

LVPECL Output Clock Oscillator, 349MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA349M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率349 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
求夏老师指教,谢谢
针对32位计数器和32位加法器电路,指出哪个电路适合用CPLD器件实现,哪个适合用FPGA器件实现。并说明理由。...
小龚 FPGA/CPLD
应用拓展是模拟技术创新源泉
中国科学院电工研究所副研究员 唐晓泉数字技术沿着摩尔定律指明的方向狂飚猛进,在模拟技术的传统应用领域不断地被数字技术所蚕食的同时,电子信息技术新应用领域的拓展又为模拟技术的创新创造 ......
fighting 模拟电子
關於達靈頓
76612剛我送訊號給達靈頓電路把它變成開關那是不是會有12V電輸出可是我量只有低於4V輸出...
tony20187 51单片机
涉嫌垄断成英特尔的绊脚石 AMD欲诉其抑制竞争
1月10日,纽约总检察长安德鲁?库墨(Andrew Cuomo)开始对英特尔展开调查,确认其是否通过不正当手段打压对手AMD,以及是否因此触犯了联邦反垄断法。   在与英特尔漫长的反垄断纠纷中,AMD终 ......
open82977352 产业风云
完成CCS v5中烧写Flash记录
环境:Win7 + CCS v5 +XDS100v2仿真器 + TMS320CF2812芯片 烧写方法:将SRAM.cmd替换成FLASH.cmd。一个通用的用于F2812的FLASH.cmd 例子为 MEMORY { PAGE 0 : OTP : origin = 0x3 ......
fish001 微控制器 MCU
FAQ_ BlueNRG 系列 DTM 介绍
本文作者:ST工程师Lucien KUANG 点击下载pdf文档查看:451035 关键词:DTM , BlueNRG 问题:客户经常问我你们的DTM怎么使用?有哪些功能 ST工程师解答: BlueNRG 的DTM 不 ......
nmg 意法半导体-低功耗射频

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2416  1344  1009  475  397  1  30  17  10  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved