电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531HB1301M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1301MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531HB1301M00DGR概述

CMOS/TTL Output Clock Oscillator, 1301MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531HB1301M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1301 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
力科公司2010年高速串行数据测试技术巡回研讨会胜利召开
力科公司2010年高速串行数据测试技术巡回研讨会胜利召开...
安_然 测试/测量
一个老工程师的点滴足迹
就在我们每天由于忙碌而浅浅地工作、浅浅地生活之时,很珍惜能够有这么一位长者能让我们停下繁忙的脚步,慢慢沉淀下来,谈谈技术,谈谈生活。 链接:https://www.eeworld.com.cn/zhuanti/xi ......
soso 综合技术交流
Spartan6的Block RAM制作FIFO时钟问题
各位大侠们,这是我第一次在论坛发帖,我接触FPGA才一个月,感觉入门容易,往深里学好难啊,求助!!!在用FPGA(用的是Spartan6)中得Block RAM制作FIFO存储器时,FIFO的读写时钟周期是不是固定 ......
shenqizhiren FPGA/CPLD
【FAQ】通过TrustFlex安全元件和Microsoft Azure实现安全身份验证 |Microchip 研讨会
直播主题: 通过TrustFlex安全元件和Microsoft Azure实现安全身份验证 |Microchip 安全解决方案系列研讨会 第5场 内容简介: TrustFLEX安全元件是一款预配置的器件,可以采用 Microc ......
EEWORLD社区 嵌入式系统
WinCE 5.0边做边学(3)
经过前两次的边做边学,我们已经创建并可以自由修改自己的平台了,这次我平来补充一点理论知识,以便加深对CE生成过程的了解。在此之前,需要说明的是CE的目录结构是很庞大而复杂的,在以后的工 ......
maker 嵌入式系统
STM8S使用触摸库的问题
就是离CPU最远那个键变化量比其他按键小 不知道大家有没有碰到这样的问题? 如何解决呢?只能调整电阻吗? 谢谢!...
GZCYGS stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 461  542  501  2837  1473  15  27  35  11  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved