电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB733M000DG

产品描述LVPECL Output Clock Oscillator, 733MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB733M000DG概述

LVPECL Output Clock Oscillator, 733MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB733M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率733 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
怎么用程序判断运放是否达到了电源电压并因此峰值被斩……?
本帖最后由 amo_1 于 2014-8-11 17:16 编辑 谢谢额? 如图所示的,因为芯片会对负的部分过滤掉,所以怎么判断X轴上方的波形出现了饱和失真?? ...
amo_1 微控制器 MCU
通过RS485,可否将STM32F030从Low-power modes唤醒 ?
见附图一,STM32F030的Low-power modes有三种:Sleep, Stop, Standby ; 见附图二,STM32F030和RS485电路原理图 ; 请教: 当STM32F030处于Low-power modes时,可否通过RS485(RS485A、RS4 ......
yhye2world 单片机
关于APC220的无线收发模块
在用传感器的时候,采用的是APC220-43无线收发模块,想问一下多个无线模块发送数据,接收的时候怎么设计优先级,从而接收:)...
清水布衣 无线连接
三相感应电机无速度传感器矢量控制
小弟在运行三相感应电机时,使用单纯的电压模型进行磁链观测,观测出来的转速在飘。不是说电压模型在中高速也能正常运行吗?有没有单纯的电压模型例程,跪求各位大神帮帮忙。 ...
zhang1 微控制器 MCU
电源输入限制浪涌电流模块
一、A3系列电源输入限制浪涌电流模块简介 1、电源简介 开关电源由于在体积、重量和效率等多方面的优势,已经越来越广泛地应用在通信、航天航空、军工兵器、发电变电等领域。从1955年美国科学家 ......
simamy 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1850  2139  620  393  1179  25  8  9  50  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved