电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB865M000DG

产品描述LVPECL Output Clock Oscillator, 865MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB865M000DG概述

LVPECL Output Clock Oscillator, 865MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB865M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率865 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EETalk| 怎么才能设计出一个好的天线?
怎样的天线才算是一个好的天线? 天线越长越好? 增益越高的越好? 我们又该怎么设计出一个好的天线呢? 管管在咱们社区找到了一些相关的知识分享,也欢迎大家都来聊一聊, ......
okhxyyo 无线连接
EEWORLD大学堂----选择正确的示波器探头
选择正确的示波器探头:https://training.eeworld.com.cn/course/4781要进行可靠的测量,探测可以说是最被低估,但又是至关重要的一环。市面上有很多探头,您如何选择正确的探头进行工作,本次 ......
量子阱 测试/测量
安防工控电子转行到做医疗电子,难吗?
做安防电子好几年,这行基本也算比较熟悉了。现在突然有想法转行到做医疗电子,难吗?初步理解了下很多医学方面知识不是很懂,纠结了。 ...
micon 医疗电子
wince 6.0 电源管理驱动
wince 6.0 下电源管理的驱动部分在什么地方。 初始化在什么地方。 找了半天也没有找到...
bhwz88 嵌入式系统
易电源心得体会
起初我对电源电路只是有一点了解,只用过几个降压升压的芯片,以为电源也就这么简单,后来才发现不是这么简单,还有很多因素需要考虑,而且发现了电源在整个电路板中的重要地位,让我越发的喜欢 ......
丁建旺 模拟与混合信号
寄存器地址自我配置问题
小弟学习stm32不久,最近遇到了不少的问题,虽然问题很简单,有些是1+1==?的问题,但是对于初学者的我来说,确实苦涩不堪~幸好有各方同仁的帮助,使我越战越勇,但是路漫漫其修远兮,靠我 ......
强化工业 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2127  2087  1383  823  1069  43  28  17  22  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved