电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KB1417M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1417MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KB1417M00DG概述

CMOS/TTL Output Clock Oscillator, 1417MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KB1417M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1417 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求解混频器信号没输出的原因
两路正常的信号经过一个混频器(MAX2681)后没有输出怎么回事??两路输入信号都可用频谱仪测出来,但却测不出输出怎么回事,电压什么供电都正常,求解!!...
xxhhzz 无线连接
中国与印度的软件外包行业较量刚刚开始
中国的软件外包行业能否成为印度的对手,要看如何认识和发挥好自己的优势中国的软件外包业会成为印度的对手吗?作为今年夏天风险投资最热衷的板块,现在讨论这个问题也许还为时过早——但人们越 ......
fighting 嵌入式系统
请问FPGA通过USB与计算机通讯,应该使用什么软件?
是超级终端吗?...
pan_shaowu FPGA/CPLD
全志V853芯片 如何动态打开蓝牙kernel部分的log?
**1.主题** 如何动态打开蓝牙kernel部分的log **2.问题背景** 产品:扫描笔等Tina产品 硬件:V853 + XR829 软件:Tina linux4.9 目的是为了分析问题,抓取kerne里面/net/bluetooth/、 ......
aleksib 国产芯片交流
IAR FOR MSP430 5.4破解软件下载
IAR FOR MSP430 5.4破解软件下载,自己用过,可以用...
kingheimer 微控制器 MCU
关于MOS管关断不完全存在漏电流的问题
该当部分电路如图,信号发生器PULSE产生+4V方波信号,驱动器IC1将其转换为+18V方波信号输出给MOS管Q1的栅极,Q1的漏源与680V电源和R38电阻串联。Q1导通时R38与Q1漏极的节点(Vout)处输出低电平 ......
383503452 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 282  756  1044  1880  2684  11  23  59  18  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved