电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB1382M00DGR

产品描述LVPECL Output Clock Oscillator, 1382MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RB1382M00DGR概述

LVPECL Output Clock Oscillator, 1382MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB1382M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1382 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
LED照明电源单级PFC高频变压器设计
由于LED照明电源要求:民用照明PF值必需大于0.7,商业照明必需大于0.9.对于10~70W的LED驱动电源,一般采用单级PFC来设计。即节省空间又节约成本。接下来我们来探讨一下单级PFC高频变压器设计。 ......
探路者 LED专区
LIS2MDL(磁力计)驱动例程ver1.1
这里分享官方提供的LIS2MDL芯片的MCU驱动代码及例程 (版本ver1.1),供大家参考使用。 312263 (>>点击这里,可前往ST各类传感器MCU驱动程序总资源包,查找更多传感器MCU驱动资源) ...
谍纸天眼 MEMS传感器
【藏书阁】数位控制系统问题详解
41555...
wzt 工业自动化与控制
F28M35H52C1 M3核的uDMA channel使能不正常
我在用F28M35H52C1的uDMA channel 20 和channel 21与EPI之间传输数据时,无法同时使能channel 20 和channel 21。我使用的是controlSUITE的API函数来使能的,我的部分代码如下: #define UDMA ......
MADONG 微控制器 MCU
(有贴代码)msp430g2553怎么实现两个捕获口来求时间差
下面的代码求指导,或者有哪位大神会msp430g2553实现两个捕获口来求时间差,求帮助~ #include #include "12864ser.h" //#include "math.h" unsigned int capture0_value = 0; unsigne ......
benni 微控制器 MCU
LinuxC编程从初学到精通,嵌入式学习必看
嵌入式linux c编程学习有方法,让你从初学到精通,对学嵌入式更加有方法。供学习使用 356782 ...
雪黑球球 ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2030  540  2216  102  664  41  11  45  3  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved