电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC314M000DG

产品描述LVPECL Output Clock Oscillator, 314MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EC314M000DG概述

LVPECL Output Clock Oscillator, 314MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC314M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率314 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
LLC谐振的起振条件
如图中的提问 因为当电路设计完成,L1和C1的参数已经固定(当然其它元器件参数也定了) 难道仅仅是通过控制Q2的开关频率,使其大于L1和C1的谐振频率,就达到开始谐振的条件了? 434867 ......
shaorc 模拟电子
关于功耗的有效值法测量实验
关于功耗的有效值法测量实验 MeasuretestforRMSmethodofpowerloss 摘要:本文推导有效值法测量功耗的计算公式,并用有效值法实际测量样品功耗,与乘积电压表法测量结果进行比较。关键词: ......
fighting 模拟电子
AT89S51+单片机实验及实践教程
AT89S51+单片机实验及实践教程...
xiumu 51单片机
郁闷中
本人是去年就注册了本论坛,由于当时没有绑定qq。自从PC重做系统就登陆不上了,每次登陆就提示要绑定qq。当填写用户名时提示该用户已注册,就是登陆不了。现在不得不在原用户名上再加上一个零重 ......
乐在其中1100 聊聊、笑笑、闹闹
【群蜂团队】【每日英语】20121107
明天开始将选择些专业的英语 104400...
ffddybz 聊聊、笑笑、闹闹
CC2540通过UART接收115200bps数据的方法
这个问题比较有意思,而且具有一定的普遍性,写出来和大家一起分享。 最近做了一个物联网项目,目的是为原有的一个只能通过UART接口控制的设备添加蓝牙功能。 采用的主体结构是把CC2540模 ......
fish001 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2458  287  1545  2596  2552  25  21  6  16  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved