电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA262M000DG

产品描述LVPECL Output Clock Oscillator, 262MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RA262M000DG概述

LVPECL Output Clock Oscillator, 262MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA262M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率262 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
存储器选型
项目需要每40us存储一次数据,在存储器选型方面遇到了问题, 1. flash是否可行:我看flash的擦除时间都有50多us,这样在擦除的过程中岂不是不可以存储数据了?有没有擦除时间更短的flash,还是说 ......
sudongpo2018 ARM技术
普巴:中国管理软件难题答案在于回归本源
普巴软件近来可以说是越来越让人看不懂了,从最初做中间件的F1开发平台,到现在的“大OA平台”战略,可以说完成了一个180度的彻底转身。更不可思议的是,在OA已成为廉价系统代名词的今天,普巴 ......
duren112 测试/测量
1月15日直播回顾:TE带您解读物联网中的智能天线设计趋势及传感器应用案例(含视频...
直播时间:1 月 15 日(周五)上午 10:00-11:50 直播主题: TE带您解读物联网中的智能天线设计趋势及传感器应用案例 演讲文档:点此下载 观看回放:点击观看 问答汇总: ......
EEWORLD社区 综合技术交流
我的TMS320F28027 - Piccolo 微处理器样片发货啦
116031 现在问题是怎么设计调试和下载电路啊?!!!:Mad::funk::Cry:...
qinkaiabc 微控制器 MCU
2019ti杯电子大赛
有没有选择D题的大佬,快来解救一下我们吧...
伏笔yys TI技术论坛
求超声波发生器电路和设计方法
小弟最近在搞超声波方面的东西,一直没有头绪,求高手指点迷津!谢谢啦:)...
yxj1st 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 797  2526  2793  349  1027  9  15  39  35  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved