电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RC1295M00DG

产品描述LVPECL Output Clock Oscillator, 1295MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RC1295M00DG概述

LVPECL Output Clock Oscillator, 1295MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RC1295M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1295 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求数字2.4G无线通信?
请问各位大侠有数字2.4G无线通信的资料吗?求分享,万分感激!!!!!...
NiNoLAM 无线连接
这些是浪涌测试总是烧毁功放板的原因?
在做设备的浪涌试验时,其他的都没有损坏,为什么只有离电源输入端最远的功放板烧毁了? 设备布局图如下 153189 在分析前,先明确接地的概念,这里的接地,不是指安全地,而是特指参考 ......
qwqwqw2088 模拟与混合信号
存储器类型
最近遇到存储器类型的一些问题,查阅资料整理如下: code 程序空间(64K byte) MOVC @A+DPTR访问 data (00H~7FH) 直接访问的内部数据存储器(128 byte) idata (00H~FFH) 间接访问的内部 ......
nicole088 FPGA/CPLD
ZLG 的USBCAN和以太网卡都支持c++和c#吗?
ZLG 的USBCAN和以太网卡都支持c++和c#吗?...
喜鹊王子 TI技术论坛
两台PLC使用N:N网络连接时主从站的程序
求问大神,在使用N:N方式连接两台PLC时的主从站程序。根据教程写的程序有问题,无法使两台PLC正常通信,主站只能发送不能接收。求大神贴图正确的程序 ...
总是说太多 综合技术交流
简单介绍助听器使用说明及其使用建议
  简单介绍助听器使用说明及其使用建议   电子技术在医疗领域的应用为医疗技术带来了革命性的发展。众所周知,助听器就是一种很精密的电子产品(助听器的种类)。因为其内部元件小且紧凑, ......
sairvee 医疗电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1304  2757  447  2747  2238  33  22  2  58  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved