电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KA1400M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1400MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KA1400M00DG概述

CMOS/TTL Output Clock Oscillator, 1400MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KA1400M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1400 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
走起,和小梅哥一起学习FPGA~~
:pleased:这里是小梅哥深入学习FPGA的汇总帖~~想要学习FPGA知识的小伙伴不要错过~~ 《小梅哥FPGA设计思想与验证方法视频教程》打包分享,含每节课内容知识点详细介绍 芯航线FPGA教程手册V ......
okhxyyo FPGA/CPLD
对于有源低通滤波器为什么在截止频率之前输出信号与输入信号相比就出现了相位偏移
本帖最后由 paulhyde 于 2014-9-15 09:47 编辑 对于有源低通滤波器为什么在截止频率之前输出信号与输入信号相比就出现了相位偏移 ...
yangsai9029 电子竞赛
android应用开发
呵呵,传个现在热门的android的应用开发的ppt顺便说下freescale i.mx5x系列跑android是很爽的,可惜没时间玩啊56917...
bluehacker NXP MCU
想申请做 编程基础 板块 的 斑竹
辞去51板块斑竹,是因为现在工作的内容,还有关注的东西离它太远。现在申请做 编程基础 的斑竹。主要是以下几个原因:1 我自己,现在工作和自身关注的重心,已经从硬件 偏向 软件。现阶段,对于 ......
辛昕 编程基础
【国民技术N32G457评测】8 解决SPI、CAN挂载设备不成功问题
本帖最后由 lugl4313820 于 2022-1-27 20:50 编辑 早上测试,按照教程使能了SPI、CAN,在设备管理器上没有看到spi与CAN设备。经查找资料,还有经版主与国民技术协调,成功解决了挂载的问题。 ......
lugl4313820 国产芯片交流
高带宽+大电流+大电压ATA-214高压放大器
高带宽+大电流+大电压ATA-214高压放大器 ...
aigtekatdz 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1925  2774  1644  53  1023  12  6  15  49  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved