电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FC391M000DG

产品描述LVDS Output Clock Oscillator, 391MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FC391M000DG概述

LVDS Output Clock Oscillator, 391MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FC391M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率391 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于Contentsmissmatch的下载问题?
Build target 'STM3210EProgram' assembling cortexm3_macro.s... assembling stm32f10x_vector.s... compiling spi_flash.c... compiling stm32f10x_bkp.c... compiling stm32f10x_flash. ......
396502099 stm32/stm8
求教,频率、脉宽、幅值可调脉冲的实现
我计划用TIM+DAC实现。用TIM2调节频率,生成方波,TIM3为从模式单脉冲,调节脉宽,被TIM2触发。 这一步没问题,可以实现频率和脉宽的大范围精细调节。 最后一步,幅值可调,看了DAC的 ......
hyhjjg stm32/stm8
首届全国传感技术应用大会暨中国传感技术工程师年会将在北京拉开大幕
2013年3月由中国电子学会开展的首届全国传感技术应用大会暨中国传感技术工程师年会将在北京拉开大幕。 大会主题题是传感技术的发展、创新和应用以及物联网与传感器技术,工业自动化与智能 ......
中国电子学会 综合技术交流
为何论坛STM单片机的帖子多而LPC是单片机的帖子少?
为何论坛STM单片机的帖子多而LPC是单片机的帖子少?是不是因为STM单片机用得比LPC的多?那我要入门的话,是不是选择学习STM单片机比较好?...
jcgcs 嵌入式系统
麻烦推荐一款仿真软件,用于Modbus从机仿真,除了ModSim?
最近在做Modbus的主机程序,需要一款能仿真从机的软件。现在用的是ModSim,但它不能控制响应延时。大家有没有好的软件?推荐一下,谢谢!...
twinspace 嵌入式系统
云盘之类的都不能用了么
今天看到微盘要撤了,云盘之类的以后都要撤么 ...
wanghlady 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2800  1750  869  892  777  57  36  18  16  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved