电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DA265M000DG

产品描述CMOS/TTL Output Clock Oscillator, 265MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DA265M000DG概述

CMOS/TTL Output Clock Oscillator, 265MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DA265M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率265 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
转帖:真实版的阿凡达计划:俄罗斯富豪德米特里•伊茨科夫计划到2045年实现永生
来自:http://www.36kr.com/p/203192.html 未来学家,现任Google工程总监的Ray Kurzweil有一个著名的论断,即到 2045 年, 人类将进入技术奇点,届时人类或将永生。现在,有一个人已经开始 ......
wangfuchong 机器人开发
求助:离合器只有 2 根线,怎么来控制啊?谢谢!
请教: 离合器只有 2 根线, 单片机(AT89C52)来控制它? 是通过什么来控制呢? 这 2 根线,是不是分别是电源和地啊? 谢谢...
1742 嵌入式系统
矩形波峰值检测
哪位大神有矩形波峰值检测电路图啊:time: ...
竹汐墨熙 电子竞赛
高带宽传感器的SPI隔离
SPI(串行外设接口)总线成为设计师宠儿的原因有多种。SPI总线支持高速工作模式,可在短距离内(如电路板芯片间)以最高60 Mbps的速率传输数据。总线在原理上很简单,由一个时钟、两条数据线路和一 ......
雨中 ADI 工业技术
高薪诚聘视觉软件工程师
岗位名称:视觉软件工程师 工作地点:深圳 岗位薪资:15-30K/月 公司简介: 专业集自动化产品研发、生产、销售于一体的高新技术企业。 岗位简介: 1、负责视觉光源及镜头的选 ......
解优网 求职招聘
系统运行某个特定的应用程序变慢
wince运行某个特定应用程序后系统变慢,退出该应用程序后,系统依旧很慢,检查了下内存,退出程序后系统只使用了7M内存,整个系统有40M的内存,请各位朋友帮忙分析一下是什么原因?...
wangjunaza 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2824  2150  57  2174  2342  40  35  48  57  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved