电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA678M000BG

产品描述LVPECL Output Clock Oscillator, 678MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA678M000BG概述

LVPECL Output Clock Oscillator, 678MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA678M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率678 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
RS-485在多功能电能表中的防雷电路设计
RS-485收发器工作电压较低(5V左右),其本身耐压也非常低(-7V~+12V),一旦过压引入,就会击穿损坏。在有强烈的浪涌能量出现时,甚至可以看到收发器爆裂,线路板焦糊的现象。因此防雷击保 ......
Jacktang 模拟与混合信号
上位机程序和软件使用手册
本来是想把软件使用文档都贴出来的,但是图形和文字不能一起,好麻烦。弄了好久没弄好。所以直接上传了部分,具体看下说明手册。感觉好的东西收点辛苦费还是应该的吧:lol一枚不算多吧?(后期我 ......
wateras1 DIY/开源硬件专区
发电机复压过流保护
复合电压过电流保护,它是由一个负序电压继电器和一个接在相间电压上的低电压继电器共同组成的电压复合元件,两个继电器只要有一个动作,同时过电流继电器也动作,整套装置即能启动。    ......
灞波儿奔 模拟与混合信号
进不了中断~~~~
主程序如下: void main() { TMOD=0x20; TH1=0xf4; TL1=0xf4; TR1=1; PCON=0x00; SCON=0x40; ES=1; EA=1; while(1) { SBUF=0x00;//此处并没有进入中断,TI没有等于1 ......
似曾相识 嵌入式系统
调试串口小结
最近买了利而达的学习板MSP-TEST-42FE,用的是430FE425芯片。调串口程序用例程也调不同,上示波器UTXD有脉冲输出,肯定是MAX3221出了问题,学习板中MAX3221的_FORCEOFF是接MSP的P1.4脚,MAX3221 ......
gushifu 微控制器 MCU
不公啊,EE赚了我的芯币了
不公啊,EE赚了我的芯币了:Cry: 我给别人评分一次,给了一芯币,结果发现,我少了5芯币:Sad: 我又给别人加了一个威望值,再查我的芯币,又少了5芯币:Cry: ...
dontium 为我们提建议&公告

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 166  2710  2454  2545  1864  31  45  56  50  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved