电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA1004M00DG

产品描述LVDS Output Clock Oscillator, 1004MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BA1004M00DG概述

LVDS Output Clock Oscillator, 1004MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA1004M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1004 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
读好书《运算放大器参数解析与LTspice应用仿真》01 《LTspice IV入门指南》+软件下载
本帖最后由 1nnocent 于 2021-4-29 15:40 编辑 读好书《运算放大器参数解析与LTspice应用仿真》的获奖名单出来了, 很高兴可以读这本好书,感谢EEWORLD,这个活动真是太给力了, 最近 ......
1nnocent 模拟电子
大功率稳压芯片5V
请问哪位神人能介绍一种5V稳压芯片给我,要能输出大概10w以上的功率的,而且不发烫,在此先谢谢啦!!!...
yayadianzhang 电源技术
430g2553内部DCO时钟配置问题,,,
一下代码功能:设置DCO频率,将MCLK和SMCLK设置为DCO,,调用定时器——A比较功能。输出PWM波, 理论上上输出频率为DCO频率1/10才对,可是设置DCO为16MHZ时,输出为2.89K ......
645106160 单片机
电子/仪表》制造设备
北京治具设计 检具设计 测试架设计 工装设计 测试治具设计 北京(57l59993) 沿于台湾的叫法,又叫工装夹具与检具设计。治具又分工装治具、检测治具两种,前者用于机械加工、焊接加工、装 ......
bjcsj1 DIY/开源硬件专区
config.bib 及 startup.asm 設置
在 startup.asm中 _OEMAddressTable: dd 80000000h, 0, 20000000h (虚拟内存0x8000 0000对应实体内存0x0000 0000 对应512MB) 在CE.bib中 NK 80220000 009E0000 R ......
464429412 嵌入式系统
以前的同事都有车了 ……
看到就想买,囊中羞涩啊,混的好和混不好的差别……...
gh131413 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2318  2459  2227  752  727  47  50  45  16  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved