电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA1278M00DG

产品描述LVDS Output Clock Oscillator, 1278MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA1278M00DG概述

LVDS Output Clock Oscillator, 1278MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA1278M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1278 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【问题反馈】安路TangDynasty ChipWatcher网络检索问题
我觉得类似这种,在Name后边的文本框里输入关键字检索对应网络的逻辑,建议改成直接检测文本修改事件。因为一共也没有多少网络敲一个字符,检索一次现在很多电脑也都不差这点性能。像现在这种每 ......
littleshrimp FPGA/CPLD
蓝牙5.1,NFC,Thread/ZigBee一板畅玩,ublox无线开发板EVK-NINA-B400免费申请!
活动详情:https://bbs.eeworld.com.cn/elecplay/content/168 申请截止:4月21日 开发板型号: EVK-NINA-B400 >>进入活动页面,填表申请,即可免费申请板卡 ......
okhxyyo 无线连接
欢迎测试/测量版主
欢迎测试/测量版主...
yanmei 测试/测量
四探针电阻率测试仪测试的几个注意事项
四探针电阻率测试仪特点是主机配置双数字表,在测量电阻率的同时,另一块数字表(以万分之几的精度)适时监测全程的电流变化,免除了测量电流/测量电阻率的转换,更及时掌控测量电流。主机还提供 ......
qwqwqw2088 模拟与混合信号
【藏书阁】一级物理实验
37515 目录: 第一章 误差与数据处理的基础知识 第一节 物理实验的目的与基本要求 第二节 测量与误差 第三节 测量不确定度 第四节 有效数字 第五节 发现与减小系统误 ......
wzt 模拟电子
“添加BSP”新手求救
我今天下载了PB4.0要求在ARM平台下开发。但我新建平台添加BSP的时候为什么只有如下图的一个可选项,而没有ARM的呢? C:\Documents and Settings\yemanyu\桌面...
xusn 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 265  1437  640  1941  2770  45  3  14  25  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved