电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB210M000DGR

产品描述LVPECL Output Clock Oscillator, 210MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RB210M000DGR概述

LVPECL Output Clock Oscillator, 210MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB210M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率210 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
问一个wince webserver 控制硬件的问题?
我看过QQ2440的板子 它里面linux通过cgi来控制led的流水灯,我不知道wince 通过webserve来控制led流水灯。...
bbslb 嵌入式系统
使用频谱分析仪测量二代身份证(RFID)读卡器
面对目前国内蓬勃发展的RFID产业,固纬提供了完善的RFID阅读器和电子标签测量方案。这篇应用技术文档讲述进行RFID阅读器的工作频点和发射功率量测的基本操作过程,以及工程师如何使用GW GSP-830 ......
老夫子 无线连接
加入蓝牙模块,platform.reg如何修改啊
加入蓝牙模块,platform.reg如何修改啊?谢谢...
liuhyang 嵌入式系统
【群蜂团队】【每日英语】20121115
105880...
ffddybz 聊聊、笑笑、闹闹
2018年跟上新知识:快充和无线充电、蓝牙和智能家居和GaN
本帖最后由 alan000345 于 2018-12-20 08:43 编辑 快充和无线充电、蓝牙、智能家居和GaN是今年的热门话题,具体来看一下这些话题,来涨下知识吧。 快充和无线充电 快充和无线充电是完 ......
alan000345 能源基础设施
多层印制板设计基本要领
【摘要】本文结合作者多年的印制板设计经验,着重印制板的电气性能,从印制板稳定性、可靠性方面,来讨论多层印制板设计的基本要求。 【关键词】印制电路板;表面贴装器件;高密度互连; ......
kandy2059 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1611  367  2255  1408  788  58  18  35  26  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved