电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB1381M00DG

产品描述LVDS Output Clock Oscillator, 1381MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB1381M00DG概述

LVDS Output Clock Oscillator, 1381MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB1381M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1381 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
电机驱动,pcb布线请指教
这个板子接到stm32上来驱动一个有感无刷电机或是两个有刷直流电机,霍尔的线路另外接,板子只负责功率开关。板子比较小,电流3A以内,不知道有没有什么地方可以改进的。...
ssawee PCB设计
基于SensorTag的室内定位设备
由于学习和工作的的原因让我有机会接触到捷联惯导和微机电这两个名词,而由此也引发了我对室内定位的兴趣,大家都知道一般的导航和定位是通过GPS和基站来实现的,而GPS在室内通常是没有信 ......
7leaves 无线连接
MSP430F169 LPM3模式下接收错误
请教大侠们:MSP430F169 LPM3发现在串口波特率为115200下,从LMP3唤醒是,接收数据错误,是不是起始位判断错误,求指教 ...
fish001 微控制器 MCU
请大侠讲讲volatile的作用
请教下面两句有什么区别: unsigned char c1 volatile unsigned char c1 谢谢...
wangzujin38 Microchip MCU
FPGA初步之altera PLL的几种反馈模式
本文摘自《Altera FPGA/CPLD设计-高级篇》 一般我们在例化Altera器件的锁相环时可以看到这么几种相应于PLL的输出的PLL内部反馈模式,如下图所示: 33458 下面我们对照锁相环反馈模型,对这 ......
DSP16 FPGA/CPLD
[X-NUCLEO-IKS01A2测评] LSM303AGR中的磁场传感器补充测试
本帖最后由 zhjb1 于 2017-10-30 21:22 编辑 下边的实验非常简单和经典——就是将磁针相对分别于Z、X、Y轴平行,测试结果展现出来。由于没有在磁屏蔽筒中,无法采用海尔姆斯线圈定磁场强度测 ......
zhjb1 MEMS传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2178  2248  440  1379  2208  44  46  9  28  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved