电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA595M000DGR

产品描述LVPECL Output Clock Oscillator, 595MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA595M000DGR概述

LVPECL Output Clock Oscillator, 595MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA595M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率595 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
IP防护等级含义
第一个数字: 0 无防护。 1 防护大于50mm的固体物质。 2 防护大于12mm的固体物质 3 防护大于2.5mm的固体物质 4 防护大于1mm的固体物质 5 防护粉尘(有限侵入) 6 防护粉尘(完 ......
西点 工业自动化与控制
求 解释啊。。。。
:kiss::kiss::kiss::kiss: 本人是 新手 刚买了 一块 avr 班子,芯片是 atmegal 16,向里面烧程序时 总是 提示 fail to read memory。。。。。。。然后我就不知道怎么办了。。。。跪求解释啊!! ......
hduwang Microchip MCU
高收入还不满的电子工程师薪酬揭秘
单身、年轻、精力充沛、积极向上的移动工程师坚持不懈地追求更好的收入,硅谷几十年来就扮演着“生手训练营”的角色,但那时的场景现在已经不复存在。非常积极能干的人现在都去了印度。 ......
eeleader 工作这点儿事
求《嵌入式系统 硬件与软件架构》这本书的电子书下载?
一直没有找到,哪位仁兄知道,分享一下呢?...
岚裳 嵌入式系统
电子工程-示波器学习使用教程分享
数字示波器的使用方法视频集 ①为什么要学习和使用示波器 ②示波器探头介绍、测量及补偿校准 ③新型示波器的垂直系统 ④新型示波器的水平系统 ⑤光标+截图+录频,波形数据存储调用 ......
Micsig麦科信 综合技术交流
电源管理
移动计算设备的供电系统均采用电池供电,电池电量和供电能力对移动计算系统性能和运行时间都有决定性作用。电池供电量与体积大小的发展在一段时间内是相对固定的。因此,如何提高系统部件的电源 ......
zbz0529 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1335  1379  1749  1373  2165  32  54  9  45  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved