电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA1025M00DG

产品描述LVDS Output Clock Oscillator, 1025MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FA1025M00DG概述

LVDS Output Clock Oscillator, 1025MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA1025M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1025 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
预测性养护——工厂经理们,你值得拥有!
偶尔检查家里的供热、通风和空调系统是预防性养护很好的生活实例,而这对于这些机器的正常运转也同样十分重要。不过,如果您能在两个月之前就提前预知加热器会在冬季最寒冷的时段出现故障的话, ......
soso 微控制器 MCU
DCDC输入端电容波形
今天测试电源输出纹波,心血来潮测试了一下输入端的波形,用的IC是LM5007,电路和数据手册的推荐电路一样。 发现输入端电容的波形如图所示,之前有测过别的DCDC输入端的波形,印象中是一条直 ......
Kkk- 电源技术
PID模糊PID算法程序
本帖最后由 paulhyde 于 2014-9-15 03:01 编辑 125420 125421 125420 125421 125420 PID模糊PID算法C语言及MATLAB程序。 ...
w123b456 电子竞赛
AT指令是基于什么开发出来的
就是我想通过3G的网络发送自己的控制命令,但貌似AT指令不能满足,哪位高手解答一下啊!...
lafargefox 嵌入式系统
请教下atmega126的485通讯端口设置
max485的RO接PD2,DI接PD3,RE和DE接PD1,代码如下: #define CRYSTAL2 14745600 #define BAUD3 9600 //485波特率采用9600bps#define BAUD_SETTING3 (unsigned char)((unsigned long)CRYSTAL2/( ......
leeshohwa 嵌入式系统
谁愿意一起帮忙完善积木库规模的话,日后赚到钱了可以平分
我个人做了个stc51单片机的积木式图形化中文编程软件:可以搜 深木51单片机图形化编程软件 ,大部分功能已完成,现在在完善积木元件库,如果谁愿意一起帮忙完善积木库规模的话,日后赚到钱了 ......
net2uizoo 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1988  51  1341  2872  237  41  2  27  58  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved