电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RA293M000DGR

产品描述LVPECL Output Clock Oscillator, 293MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RA293M000DGR概述

LVPECL Output Clock Oscillator, 293MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RA293M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率293 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
免费测评|安信可蓝牙开发板PB-02-Kit
本次评测开发板:安信可蓝牙开发板PB-02-Kit 提供者:Ai-Thinker 安信可 数量:5块 PB-02-Kit   安信可PB-02-Kit蓝牙开发板是一款基于安信可PB-01模组开发的一款智能照明开发板 ......
okhxyyo 无线连接
沁恒三代USB转双串口芯片CH342
本帖最后由 qwqwqw2088 于 2021-6-9 08:20 编辑 USB转串口芯片CH342用于为USB主机扩展2路高速异步串口,支持串口波特率高达3Mbps,是沁恒推出的第三代USB转串口产品。CH342为CDC类串口芯片, ......
qwqwqw2088 国产芯片交流
ASN.1结构编码规则相关资料
ASN.1描述了一种对数据进行表示、编码、传输和解码的数据格式,在无线通信领域的数据传输用处比较大。 ...
青城山下 Linux开发
网卡没插网线也自动分配地址,图标显示为连接。
没插网线自动分配的地址为: IP:169.254.183.194 mask:255.255.0.0 手工更新又变为0.0.0.0,但没多久又自动分配了,图标显示为连接。 插上网线也不更新,不能上网,手工更新后地址就对了 ......
smarsmar 嵌入式系统
quartus仿真的问题
我设计的扫频信号发生器,是直接利用FPGA的分频器+rom表设计的,我定义了4个按键,前3个控制频率控制字,我想怎么输入一定的值,是不是只能表示高低电平呢? ...
lt081307316 FPGA/CPLD
基于ADS的低噪声放大器的仿真与制作
ppt文档 是学习ads和低噪放很好的资料...
JasonYoo 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2803  316  981  1794  411  57  7  20  37  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved