电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QC515M000DG

产品描述CMOS/TTL Output Clock Oscillator, 515MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QC515M000DG概述

CMOS/TTL Output Clock Oscillator, 515MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QC515M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率515 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
DSP F2812锁死的现象是什么 求助!!!
今天烧完程序,运行的不错。改完程序后准备再次烧写时,发现CCS环境进不去了硬件没什么异常,但就是进不去环境 请教大家 看这块芯片是不是锁死了?...
nibian 微控制器 MCU
基于TEA3718的电机驱动电路
哥们花了三天时间,按照实际反画的基于TEA3718的电机驱动电路,PROTEL99SE格式,有需要的朋友,拿去吧.. 本帖最后由 西门 于 2009-5-13 18:31 编辑 ]...
西门 工业自动化与控制
怎么学习Wince设备驱动及BSP的开发?
Wince系统的裁剪与定制等操作是掌握的,设备驱动及BSP的开发,感觉始终 不入门,特请教高人指点!...
vongy 嵌入式系统
测试点
增加测试点有两种办法:1、可以留一个大小合适的方形焊盘,测试时表笔可以直接往上接触,或焊一小段飞线出来;2、留一个过孔,市场上有卖专门的测试针,说白了就是一个金属小环,焊到板子上以后 ......
安_然 测试/测量
求助液晶高手
本人无意间淘到一块TFT-2.4的屏,看着市场上也买有这样的屏但是好贵,我想把这个屏利用一下,但是只找到了一个pdf,而且介绍有点简单,那位高手整过,给小弟指点一下:congratulate: 屏的型 ......
zhangkai0215 DIY/开源硬件专区
学模拟+如何最大限度减少线缆设计中的串扰
本帖最后由 dontium 于 2015-1-23 11:37 编辑 如何最大限度减少线缆设计中的串扰 deyisupport./blog/b/analogwire/archive/2014/01/22/51614.aspx 解决串扰的最好办法就是屏蔽它,可是参考点 ......
wsdymg 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2162  1653  2083  2030  1018  50  46  4  55  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved