电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KB1232M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1232MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KB1232M00DG概述

CMOS/TTL Output Clock Oscillator, 1232MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KB1232M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1232 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
现在大佬们可以讨论下今年电赛的可见光室内定位方案了
现在大佬们可以讨论下今年电赛的可见光室内定位方案了,那个定位方案实在是没!头!绪!有人说用摄像头可以,总感觉不是最好的方案,希望有大佬透漏一下{:1_136:} ...
GDW439 电子竞赛
STM32F103VCT6 单片机引脚输入上拉和下拉电路。
在做一个项目,想给每一块板子都配置一个地址参数(通过硬件配置),配置电路如图。通过在对应位置焊接68k电阻和0Ω电阻来配置1和0。 不知道是不是68k电阻太大了,焊接68k电阻后有的引脚是1.2V ......
燕园技术宅 stm32/stm8
基于FPGA的IIC设计.pdf
基于FPGA的IIC设计.pdf ...
zxopenljx FPGA/CPLD
乘公交刷手机 深圳昨跨入“刷手机时代”
300名市民首日换卡尝鲜 换张RFID-SIM卡几秒就能搞定   本报讯 (记者蒋偲 通讯员周玉兰)刷手机坐公车、刷手机用餐、刷手机看电影、刷手机超市结账……昨日是手机深圳通正式推出的第一天 ......
xtss 无线连接
东芝TLP3457评测---之功耗,导通内阻
刚收到EEworld寄来的样品迫不及待的打开,包装的很精致。379607 二话不说取出样品测试。 379609 发现用5v接入有约2mA的电流,这样子来计算就会与规格书中的功耗0.5mW有点不符合, ......
335566 东芝光电继电器TLP3547评测
WaitForSingleObject在驱动中定时的问题?
写了一个驱动,要在收到协议的第一个字节后,开始启动超时定时器,如果超时就复位接受缓存。 不懂在驱动中该如何使用定时器,就学着用WaitForSingleObject()实现,但是在使用中如何能实现“收 ......
damy 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2101  519  776  1634  2608  43  11  16  33  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved