电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA1217M00DG

产品描述LVDS Output Clock Oscillator, 1217MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FA1217M00DG概述

LVDS Output Clock Oscillator, 1217MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FA1217M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1217 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
GPS定位时间取决于哪些因素
我最近搞GPS,用的是YYW_M203C,定位时间需要几分钟。 老大说太长了。我想请问,GPS定位时间取决于哪些因素, 或者说怎么才能缩短GPS定位时间?谢谢 ...
chenbingjy stm32/stm8
stm32在IAP模式下升级后的低功耗问题
stm32f103开机会进入到停机模式,在不带IAP模式的环境下,通过按键外部中断唤醒后可以重新初始化配置,进入到正常工作模式中;但是在改变映射地址后的IAP模式下,如果通过IAP引导程序进入到的应 ......
ddjc stm32/stm8
GPRS系列应用4
GPRS远程数据采集检测系统 --(适用供热管网,水管网,电网,石油管网,煤气管网) 作者:范红心 单位:河北久信电子科技有限公司 荣获“2003年工控及自动化领域优秀论文”有奖评选 三等奖   传统的 ......
hscims 工业自动化与控制
S2300 PCI-E开发平台
该开发实验板采用PCI-E x1接口,为方便用户进行自主开发,提供了80个可用的FPGA IO输入输出,用户可以自行设计应用接插板,如外部A/D数据采集,图象数据处理等系统应用,而不需要对PCI-E接口有 ......
zgcdz51 DSP 与 ARM 处理器
一般没解压的NK.NB0比压缩的NK.BIN文件大多少呢
一般没解压的NK.NB0比压缩的NK.BIN文件大多少呢?? 例如30M的NK.BIN文件转成NK.NBO一般是多大呢...
forzhanghua 嵌入式系统
USB OTG驱动
设备上USB客户端是没问题了,现在想把USB HOST加上去. driver已经有现成的,可能注册表哪里没设置好,U盘插上后,没反应,灯是亮了(表示供电正常),做过这个的人帮忙看看. 注册表设置为: "Pr ......
小猪崽 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 129  117  633  795  2164  34  35  30  10  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved