电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SC1269M00DG

产品描述LVDS Output Clock Oscillator, 1269MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SC1269M00DG概述

LVDS Output Clock Oscillator, 1269MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SC1269M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1269 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【ESP32-S2-Kaluga-1测评】七、关于psram的探讨(这个玩意如同摆设!)
本帖最后由 RCSN 于 2020-8-17 23:14 编辑 本来我觉得乐鑫这个esp32s2,USB这个新外设,搞了一年,device就tinyusb在维护,host迟迟还没搞出来,这个倒是无所谓了,那就等着把。 楼主在 ......
RCSN 国产芯片交流
PCB布局原则
整体布局主要有如下的一些要求:流向原则按照电路的流程安排各个功能电路单元的位置,使布局便于信号流通,并使信号尽可能保持一致的方向,输入在左边,输出在右边;或者以每个功能电路的核心元 ......
yfee FPGA/CPLD
19kHz噪声
求指导: 本人在做光二极管的放大电路时,发现电路中有19kHz、38kHz、57kHz、76kHz噪声,不知道什么原因 不知道哪位大虾遇到类似的问题,谢谢。...
328847674 聊聊、笑笑、闹闹
MPU9250如果垂直放在整个系统中,应该怎么修改方向矩阵
本帖最后由 shijizai 于 2020-11-21 13:52 编辑 1. MPU9250如果垂直放在整个系统中,应该怎么修改方向矩阵? 2. 下面这个矩阵绕X轴旋转90度得到的矩阵是什么?512488 ...
shijizai stm32/stm8
问题
sg3525 您能帮忙画出sg3525输出2路pwm波详细电路吗? 谢谢...
gaolidong 模拟电子
关于PCB铺铜的问题
布板时我们通常会在PCB上铺铜,然后会有很多元器件直接焊到铺铜上面,这样焊的时候就会散热很快,很难焊接,请问大家是怎么解决这个问题的呢?...
storm1687 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2648  1069  449  1933  872  54  22  10  39  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved