电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB605M000DG

产品描述LVDS Output Clock Oscillator, 605MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BB605M000DG概述

LVDS Output Clock Oscillator, 605MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB605M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率605 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
图中差分线这样包地会不会影响信号
图片是一个双面信号转接板,客户要求这样包地。但是我感觉会有信号干扰,请求大神们指教一下 ...
asionl PCB设计
请教WINCE 屏保的事情
wince可以做屏保吗? 如何实现呢?需要怎么样的配置? 电脑里面的屏保程序可以运行在wince下面吗?还是要单独开发? 希望有经验的同志们多多支招啊 发现wince还是很好玩的 每天问个 ......
chunlv 嵌入式系统
霍尔传感器在表类防拆检测中的应用
本帖最后由 alan000345 于 2020-9-1 23:14 编辑 作者: Yuan Tan 全球因为偷电和非技术性损失巨大,大大影响了供电部门和用户的利益。拆表是一种常见的非技术性损失,通过停表和减慢 ......
alan000345 微控制器 MCU
本人收藏多年的单片机正版书籍,低价出售
我的家太小了,放不下了,孩子的书越来越多,只能腾腾地方,多放些孩子的书吧~这些书都是正版的,绝大部分是全新的,保存完好。低至3~5折,有需要的朋友来选购。邮费问题大家还是一人一半吧! ......
fjs29 单片机
光刻机被抵押!武汉千亿芯片项目停摆
7月30日,武汉市东西湖区人民政府官方发布《上半年东西湖区投资建设领域经济运行分析》报告,其中正式对外宣告了武汉弘芯半导体制造有限公司(HSMC,下称武汉弘芯)的危机:投资千亿的武汉弘芯 ......
eric_wang 聊聊、笑笑、闹闹
模拟电路一小时能看透吗?
之前有人发资料帖,题目;什么是模拟电路 一个小时看透https://bbs.eeworld.com.cn/viewthread.php?tid=101259&page=1&extra=page%3D1#pid335209。大家觉得模拟电路一个小时能看透吗?那么到底 ......
lixiaohai8211 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2379  1941  1109  130  307  48  40  23  3  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved