电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA933M000BG

产品描述LVPECL Output Clock Oscillator, 933MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA933M000BG概述

LVPECL Output Clock Oscillator, 933MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA933M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率933 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
请问硬盘是如何确定磁头在盘面哪个位置的?
硬盘盘面是由电机驱动的 磁头是由磁臂通过音圈电机驱动的 那么问题来了 硬盘是通过什么来确定当前磁头在哪个磁道(磁臂的角度)和磁道的那个扇区(主轴电机的转动角度)的?...
littleshrimp 综合技术交流
【安信可NB-IoT开发板EC-01F-Kit测评】01.通信测试
本帖最后由 李百仪 于 2021-12-22 21:10 编辑 1.板载CH340C,USB转TTL,调试非常方面,点赞 577429 2.插入物联网卡 3.两种供电方式中任选其一给 EC-01F-Kit 供电: >Micro-USB ......
李百仪 无线连接
ADS58C48切换模式在时分通信系统中的应用
本文与ADS58C48切换模式在时分通信系统中的应用 有关,欢迎下载 ...
德州仪器 模拟与混合信号
嵌入式系统软件设计中的常用算法
本帖最后由 paulhyde 于 2014-9-15 03:14 编辑 好的算法可以让你很快的完成程序的编写,起到事半功倍的效果。祝大家参赛顺利。。。 ...
W1Z1Q 电子竞赛
Rfid是企业软件的下一座金矿
IT行业是个不断制造新名词,不断产生新热点.并不断创造奇迹的行业。 眼下最热的,在电信行业应该是3G、NGN、VOIP。在互联网无疑是Web2.0、搜索、虚拟经济。 在芯片制造及软件行业来说,最有影响 ......
tmily 无线连接
请教该怎样学习单片机
最近了解了一下单片机,MCS、AVR、ARM、PIC······一大片,又看到相关技术DSP、FPGA······一大堆,还有WinCE等软件系统,虽有心涉猎,叹无处下手。 请教坛子里的大侠们,究竟朝哪方 ......
小笨蛋 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2285  1579  1204  1081  1900  45  33  28  5  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved