电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB381M000BGR

产品描述LVPECL Output Clock Oscillator, 381MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB381M000BGR概述

LVPECL Output Clock Oscillator, 381MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB381M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率381 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
电机启动困难
单位有一台输送螺旋,采用西门子MM440变频器控制,在刚开始运行时,由于螺旋内有一部分料,启动不起来,如果采用接触器直接启动正常。正常运行时电机电流正常,也曾调试过一些变频器参数,但是 ......
eeleader 工业自动化与控制
紧急求助!!!!!
我要用DSP测量霍尔传感器,温度传感器,请问各位:如何把DSP与传感器相连 ...
djzi_520 模拟与混合信号
白色优雅双门版奥迪A5 2.0T刷ECU升级ATA-Tuning程序
奥迪A5和A4的车头有80%的相似度,特别是保险杠下沿的突出部分和奥迪A4如出一辙,从外形来说,这个突起的确增添了不少运动气息,但由于突出于车头,所以停车时不得不为它多考虑一下。方正车灯虽 ......
车廊会所 汽车电子
200元出售BeagleBone Black中国版
购买地址 英蓓特399买的,包装内的配件只有数据线,现在依旧是那根数据线 emmc中有个Debian系统,插上电脑,会有盘符,安装驱动后,可通过浏览器访问192.168.7.2 据资料应该是A5A版本,P ......
alienspy 淘e淘
蒙出来的!修一块云台内置解码板
来源:中安网 31354...
老夫子 工业自动化与控制
谁能分享个28377sPZPT100引脚的原理图和PCB的库吗?
从ti官网上下的cadence文件转换不成功,controlsuite里有launchpad的但是用AD打不开。。 之前在网上找到一个176引脚的原理图和PCB库,如今需要画PCB需要一个100脚的库 这里附上controlsuite里 ......
1舍基石哈 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 769  664  1576  2171  272  53  27  37  3  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved