电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB406M000BG

产品描述LVPECL Output Clock Oscillator, 406MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB406M000BG概述

LVPECL Output Clock Oscillator, 406MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB406M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率406 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
【旧物改造】 涂鸦台灯之 升级为声控台灯
【旧物改造】 涂鸦台灯之 成品 - DIY/开源硬件专区 - 电子工程世界-论坛 (eeworld.com.cn) 今天灯管回来啦,换上LED灯管,花了10块大洋。装好后,可以当台灯用了。。。打开涂鸦声控制助手, ......
lugl4313820 DIY/开源硬件专区
labview_通讯仿真
labview_通讯仿真...
安_然 测试/测量
如何有效解决三极管温漂问题?
现在利用三极管搭建了一个高频振荡电路,频率为2.5M,但是在不同的温度下,产生的波形的幅值不同,个人认为是由于三极管的温漂引起的,请问各位有没有较好的办法解决或者减小温漂的影响呢? ......
fish001 模拟与混合信号
小弟刚学FPGA,向大家请教一个问题。
architecture Behavioral ofkey is 。。。 signal num:std_logic_vector(1 downto 0); 。。。 begin process(key_code)begincase key_code iswhen 0=>dout<=0;when 1=>dout<=1 ......
jinghong21 FPGA/CPLD
与单片机配套的学习板
单片机才开始入门,想请问下高手有什么比较好的硬件配套板?推荐下~ 我记得学校给我们用的是最小系统板,周立功的,可以实现流水灯、键盘、显示什么的。。。我想买一套自己在家学习下,但是不 ......
白小白 51单片机
matlab编程用与dsp 有人做过吗?
matlab编程用与dsp 有人做过吗?最近想尝试下,有没有好的资料,分享下。...
安_然 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2066  1990  1793  191  927  53  39  18  2  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved