电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA231M000BG

产品描述LVPECL Output Clock Oscillator, 231MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA231M000BG概述

LVPECL Output Clock Oscillator, 231MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA231M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率231 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
你身边都有哪些酷炫的AR技术?你觉得AR技术还能用到哪里?
今年西北工业大学为新生发出了全国首封AR高考录取通知书,不仅让AR技术再次刷爆了科技圈,也拉近了科技与生活的距离。311880 这份AR录取通知书的奇特之处在于,其外加了一个纸质腰封,封套上印 ......
eric_wang 聊聊、笑笑、闹闹
【TI毫米波雷达测评】_4_AWR1843BOOST走廊测距之铁板测试
系列帖子: 1、AWR1843BOOST开箱 2、AWR1843BOOST使用 3、AWR1843BOOST走廊测距值测试环境 上一篇已经就测试环境进行了分析,本次就使用约4平方面积的铁板作为目标,固定开发板, ......
lbbook TI技术论坛
基于xilinx7系PCIE DMA模块的开发
最近由于项目需要,基于XC7K325T-FFG900-2开发板开发PCIE。有些问题想咨询一下,还望做过的朋友不吝赐教,不胜感激! 1.K7的pcie核接口是AXI总线,V6、V5是老的总线接口,XAPP1052及XAP ......
neufeifatonju FPGA/CPLD
哪位大哥大姐有华天正 real210开发板(三星s5pv210)的资料 给我一份,谢谢
哪位大哥大姐有华天正 real210开发板(三星s5pv210)的资料 给我一份,谢谢 给个百度网盘下载链接也可以,我的QQ 2638823746 337511 ...
2638823746 淘e淘
【求助--描述更新】关于变压器升压电路的
本帖最后由 caterwang 于 2014-2-22 23:25 编辑 问题:有一个100HZ,4V Vpp的方波信号从A点输入。分别测了A,B,C,D点波形,波形严重失真,求大哥大姐指条明路,如何调试,变压器已经定型了,现 ......
caterwang 模拟电子
电路分析求助!!!
图中是哪个答案?...
cyh3278 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 962  1623  1267  2579  1179  22  48  42  6  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved