电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB477M000DG

产品描述LVDS Output Clock Oscillator, 477MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BB477M000DG概述

LVDS Output Clock Oscillator, 477MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB477M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率477 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
DSP 挑战指令周期
各位大神,C6701 DSP程序在CCS下单步调试时会出现反汇编代码,反汇编代码里大部分时候遇到B指令并不立刻跳转,有5个延迟间隙(官方文档也是这样写的),但是也有些B指令有0个或者1个延迟间 ......
1134974591 DSP 与 ARM 处理器
用Keil MDK的兄弟请注意,发现MDK好像有点问题
俺用的是V4.20最新的Keil MDK,最近几天调试发现有点问题: 1. Keil串口软件Debug没有问题,在硬件上运行却出现问题,不能正常运行。涉及到发送中断的应用,在Debug的Serial Window里收发正常 ......
heich_tech 微控制器 MCU
力科重新定义示波器上的
力科重新定义示波器上的串行数据解码和调试新标准...
安_然 测试/测量
Cadence推出基于空间的、全芯片和模块布线解决方案
Cadence设计系统有限公司日前宣布推出基于空间的、全芯片和模块布线解决方案,Cadence Precision Router面向高级混合信号、模拟与定制数字设计,为实现设计性能闭合并更快实现量产,它允许设计 ......
frozenviolet 汽车电子
linux下触摸屏驱动自动弹出右键菜单
linux下触摸屏驱动如何实现自动弹出右键菜单的功能?比如按住2秒不放,则自动弹出右键菜单。 最好有代码参考。 ...
forgetful Linux开发
请问,AD中怎么在PCB中手动添加网络
大家好,我在绘制AD的时候有几个焊盘没有网络,现在想自己加上网络,但是这个网络并不是已经有的网络,得自己弄个新的,不过我不知道怎么设置,有谁知道怎么弄得嘛??求助求助 ...
木犯001号 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 380  1339  1699  2031  1773  20  8  58  40  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved