电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QC515M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 515MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QC515M000DGR概述

CMOS/TTL Output Clock Oscillator, 515MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QC515M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率515 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于开机logo,还有一个小问题,请大家帮忙看看。
我的代码原来使用了一张图片,转成数组文件后,大小是2.1M。我现在要更改一张图片,转成数组文件后,大小是2.4M。按理说新的图片应该全部覆盖就的图片吧,但是我启动的时候,先看到新的图片, ......
workinchina 嵌入式系统
急!有能提供1mA电流的芯片吗?精度在1%即可!!
万谢!!精度在1%~10%皆可!!...
jerryhehe 嵌入式系统
FPGA和AD0809时序问题
FPGA和AD0809连接时,程序仿真时序是正确的,但是当把程序下载到开发板上后,通过signal—tap看的结果是什么信号也没有。我的AD0809的时钟,是把FPGA开发板上的时候分频得到的,不知道可不可以 ......
eeleader FPGA/CPLD
晒货+高通原装QCA4020 开发板
1,做工精良,成本高。 4442704442694442684442672,蓝牙, WIFI ,ZIGGBE齐全,学习方便。 ...
samhuang8204 测评中心专版
cc2540 cc2541 低功耗实测和总结
CC2541 CC2540 实现超低功耗是非常重要的: 我们来总结一下实现方法: 1,有定时器在跑时会一直跑在PM2电流在300uA左右。 没有定时器跑后会到PM3, 电流会少于10uA。 这个定时器是指osa ......
Aguilera 无线连接
【CN0130】适合自动测试设备的集成设备电源(DPS)
电路功能与优势 以前,DPS(设备电源)解决方案采用分立放大器、开关、DAC、电阻等器件设计。随着硅工艺的革新和芯片日益缩小,现在虽能够实现高集成度的解决方案,但也几乎不可能将所有器件 ......
EEWORLD社区 ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1502  827  616  2102  1000  2  46  11  53  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved