电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA1361M00BG

产品描述LVPECL Output Clock Oscillator, 1361MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA1361M00BG概述

LVPECL Output Clock Oscillator, 1361MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA1361M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1361 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
二维/石墨烯材料及电子器件测试(一)
概述: 所谓二维材料(Two dimensional material),指的是电子仅可在两个维度的非纳米尺度(1-100nm)上自由运动平面运动)的材料,属于纳米材料的范畴,包含具有超导、金属性、半金属、拓扑绝缘体 ......
吾妻思萌 能源基础设施
二维/石墨烯材料及电子器件测试(二)
二维/石墨烯材料及电子器件电性能测试 二维/石墨烯材料电学方面的研究,材料改性后的电阻率,载流子浓度及载流子迁移率,这些参数之间的关系如下 678210 对二维/石墨烯材料,通常使用四探针 ......
吾妻思萌 测试/测量
详解射频电路中的电阻,电容和电感
电阻,电容和电感是电子线路中最常用的元器件,在低频电子线路或者直流电路中,这些元器件的特性很一致。但是在射频电路中又会是什么情况呢?今天我们就雷振亚老师的《微波工程导论》一书的介绍 ......
btty038 无线连接
请问:【PLC将bit位地址指定的编程元件置位为1】这个bit位地址是什么
看到一PLC的资料中如下描述 线圈 线圈表示输出结果,通过输出接口电路来控制外部的指示灯、接触器等。 线圈左侧接点组成的逻辑运算结果为1时,“能流”可以达到线圈, ......
一沙一世 stm32/stm8
国产芯片的检测体验-封装
电路的国产化替代是一件让人欣喜的事情,能促进国产电路真正的实现自研自产,淘汰一部分挂羊头卖狗肉的公司,比如买国外的民品裸芯片,自己封装后就成了自己自研的了,~~~~~~~~~~~~~~但是封装的 ......
史蒂芬 国产芯片交流
要驱动分辨率高的屏幕有什么方案?
目前公司已经有驱动800x600的项目了,用的是单片机驱动,现在想要驱动更高分辨率的屏幕大概是1280x720的,我觉得单片机驱动起来挺费劲的。如果用Linux的话,只能用QT开发,接口用HDMI,有那种带 ......
buildele 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 331  193  594  2373  428  23  56  14  17  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved