电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB1388M00BG

产品描述LVPECL Output Clock Oscillator, 1388MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB1388M00BG概述

LVPECL Output Clock Oscillator, 1388MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB1388M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1388 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
C6748开发例程使用手册,40多个例程,别错过
分享】C6748开发例程使用教程,40多个例程,应该是国内最好的了,代码全中文注释。详细例程如下: (1) GPIO_LED——GPIO输出(LED灯) (2) GPIO_KEY——GPIO输入(按键 ......
alan000345 TI技术论坛
马斯克:希望以后乘坐自己的飞船去空间站
最近听到身边的人在不断提及马斯克,了解过他的经历,才觉得这样做技术还是挺有意思的。 2011年6月,马斯克度过了他40岁生日,在40年里,他成功地把自己从南非人变成美国人;成功地设计并卖 ......
john_wang 能源基础设施
BDX34C为什么会坏?
有个电路,用了ST和fairchild的BDX34C,电路如下: 112928 BDX34C的E极接28V;C极接负载电磁阀(29欧姆左右),并并联了续流二极管1N4448,但这个设计总是在正常工作一段时间后(有的一年后 ......
leostar431 模拟电子
UWB如何将工业和体育运动提升至新水平?
当您将超宽带 (UWB) 技术加入其中时,会出现奇妙的变化。举例来说,当 Noccela 的高性能测距 (HPR) 算法与超宽带技术结合使用时,不仅能大幅改变工业运营,还能为田径队提供精准数据,帮助他们 ......
兰博 无线连接
我的vs2005怎么没有wince .net 5.0 模拟器?
我的vs2005怎么没有wince .net 5.0的模拟器?看到一些帖子只是说去微软网站下载,我去找了,可是没有找到。具体应该下载哪一个?能不能给出链接?谢谢!...
krg_07 嵌入式系统
钟罩式气氛烧结炉
钟罩式气氛烧结炉...
zzzzer16 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2269  197  1413  2238  2134  50  40  45  31  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved