电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531VB100M000DG

产品描述CMOS Output Clock Oscillator, 100MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531VB100M000DG概述

CMOS Output Clock Oscillator, 100MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531VB100M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率100 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
linux驱动LCD花屏或者是就是不亮,应该从哪方面下手调试?
linux驱动LCD花屏或者是就是不亮,应该从哪方面下手调试?一般都先考虑哪里会出问题? ...
shijizai Linux开发
蓝牙4.0测距的问题,算法应该怎样设计呢?
蓝牙4.0新手一枚,想用蓝牙4.0得到较为精确的距离测量(希望能测距达到分米级别),紧急求助:congratulate:: 一个问题是同一位置处接收的蓝牙基站的RSSI会随时间波动,怎样选取该点的RSSI, ......
xuer 无线连接
EEWORLD大学堂----直播回放: TI 毫米波雷达在工业上的应用
直播回放: TI 毫米波雷达在工业上的应用:https://training.eeworld.com.cn/course/4715...
hi5 综合技术交流
【DIY手机】+ddllxxrr + 模块到了
本帖最后由 ddllxxrr 于 2014-6-23 20:21 编辑 好的开端是成功的一半,在这里我晒一下,我从淘宝选的模块,大家一看就知道我为什么选它了。 我的手机我做主。只要大爷有钱愿选什么选什么。 ......
ddllxxrr DIY/开源硬件专区
嵌入式设备中的字库
请问一下现在的嵌入式设备都用什么样的字库的?支持多国语言的设备的字库一般都多大的?字库和选用的操作系统有没什么联系的?...
lifengstar 嵌入式系统
DAC观测图
是我在运行dac函数的时候从仿真模式下观测到的,正在思索时怎么回事。dac见源程序模块。26554...
gaoxiao 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2306  1611  388  2636  251  54  57  59  12  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved