电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530VB25M0000DGR

产品描述CMOS Output Clock Oscillator, 25MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530VB25M0000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530VB25M0000DGR - - 点击查看 点击购买

530VB25M0000DGR概述

CMOS Output Clock Oscillator, 25MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530VB25M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codecompliant
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率25 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
电源芯片怎么提高带负载能力
在学校按照国外芯片结构搭建了一个带隙电路,但是仿真发现带负载能力不行;而且要加电容牺牲带宽来补偿相位裕度。 不加电容电路就等幅震荡。 请问有没有什么办法可以提高带负载能力; 有没有 ......
芝麻薄脆饼饼 模拟电子
【一起做FPGA】专题——内容架构安排
本次专题主要针对Altera Fpga专题适用对象: FPGA菜鸟 or FPGA初学者专题的目的:熟悉FPGA开发流程,熟悉和掌握FPGA开发中的常用工具;使初学者能够入门,使菜鸟有所提高!一. 硬件设计1. FPGA ......
chenzhufly FPGA/CPLD
信号发生器
本帖最后由 paulhyde 于 2014-9-15 04:21 编辑 信号发生器...
onlytime417 电子竞赛
外观和树莓派zero一样的ESP32开发板
ATMegaZero ESP32-S2是一个外观和树莓派zero一样的ESP32开发板,这意味着形状和 40 针 GPIO 接口与 Pi Zero 相同,可以使用相同的配件。 538495 https://groupgets.com/campaigns/936 ......
dcexpert MicroPython开源版块
ESD设计时放置位置最好放置在PCB的什么地方?
本帖最后由 we36147 于 2022-9-26 01:25 编辑 ESD设计时放置位置最好放置在PCB的什么地方? ...
we36147 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 613  1805  287  878  1850  33  56  4  2  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved