电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA260M000DG

产品描述LVPECL Output Clock Oscillator, 260MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA260M000DG概述

LVPECL Output Clock Oscillator, 260MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA260M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率260 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
最近在dsp上实现图像处理的一些算法,用的是8168的demo板
最近在dsp上实现图像处理的一些算法,用的是8168的demo板,请教一下 我在ccs5.3中build project时,出现了这个错误是什么意思呢...
S742871234 DSP 与 ARM 处理器
出MPS430F5529评估板,蓝牙开发板,送书+计步器等
本帖最后由 hanskying666 于 2015-5-26 21:21 编辑 出一些开发板和书籍:有需要的童鞋可以跟帖或私信,东西几乎都是全新,价格也接近半价处理, 1、MSP430F5529评估板 ......
hanskying666 淘e淘
无线收发模块
本帖最后由 paulhyde 于 2014-9-15 09:16 编辑 无线收发模块 附有程序 ...
220314 电子竞赛
低功耗、低成本、无线ECG动态心电监护仪
无线动态心电监护仪尺寸极小,足以安装在心电电极的背面,因为大大减少了噪声和干扰,其信号精确度优于传统设计。 该电路价格低廉,并能提供诊断级单导联心电图。 由于存在驱动腿,因而无需60 H ......
雨中 ADI 工业技术
外部电源能效限定值及节能评价值
近年来,随着我国经济的快速发展,特别是部分地区和高耗能行业盲目投资、低水平扩张,导致我国能源供应不足的矛盾有所加剧,每年都有二十几个省份不同程度地出现了电力供应紧张,拉闸限电的现象 ......
andybeck 电源技术
c6678 sys/bios 增加hwi中断不触发,裸机情况下发送成功
程序如图,我联系方式: 邮箱:shanght1@sina.com qq:519618753 请大佬给予帮助! ...
小小白吖 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 81  1948  1450  328  2127  24  57  22  35  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved