电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962H9654601VCX

产品描述Decoder/Driver, AC Series, Inverted Output, CMOS, CDIP16, SIDE-BRAZED, CERAMIC, DIP-16
产品类别逻辑    逻辑   
文件大小242KB,共10页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962H9654601VCX概述

Decoder/Driver, AC Series, Inverted Output, CMOS, CDIP16, SIDE-BRAZED, CERAMIC, DIP-16

5962H9654601VCX规格参数

参数名称属性值
厂商名称Cobham Semiconductor Solutions
零件包装代码DIP
包装说明DIP,
针数16
Reach Compliance Codeunknown
ECCN代码3A001.A.1.A
系列AC
输入调节STANDARD
JESD-30 代码R-CDIP-T16
逻辑集成电路类型OTHER DECODER/DRIVER
功能数量2
端子数量16
最高工作温度125 °C
最低工作温度-55 °C
输出极性INVERTED
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
传播延迟(tpd)15 ns
认证状态Not Qualified
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
总剂量1M Rad(Si) V
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ACS139/UT54ACTS139
Dual 2-Line to 4-Line Decoders/Demultiplexers
Datasheet
November 2010
www.aeroflex.com/logic
FEATURES
Incorporates two enable inputs to simplify cascading and/or
data reception
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 16-pin DIP
- 16-lead flatpack
UT54ACS139 - SMD 5962-96546
UT54ACTS139 - SMD 5962-96547
DESCRIPTION
The UT54ACS139 and the UT54ACTS139 are designed to be
used in high-performance memory-decoding or data-routing ap-
plications requiring very short propagation delay times.
The devices consist of two individual two-line to four-line de-
coders in a single package. The active-low enable input can be
used as a data line in demultiplexing applications.
The devices are characterized over full military temperature
range of -55°C to +125°C.
FUNCTION TABLE
ENABLE
INPUTS
G
H
L
L
L
L
SELECT
INPUTS
B
X
L
L
H
H
A
X
L
H
L
H
Y0
H
L
H
H
H
OUTPUT
Y1
H
H
L
H
H
Y2
H
H
H
L
H
Y3
H
H
H
H
L
PINOUTS
16-Pin DIP
Top View
IG
1A
1B
1Y0
1Y1
1Y2
1Y3
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
V
DD
2G
2A
2B
2Y0
2Y1
2Y2
2Y3
16-Lead Flatpack
Top View
1G
1A
1B
1Y0
1Y1
1Y2
1Y3
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
V
DD
2G
2A
2B
2Y0
2Y1
2Y2
2Y3
LOGIC DIAGRAM
(4)
1G
(1)
(5)
(6)
SELECT
1A
1B
(2)
(3)
(7)
(12)
2G
(15)
(11)
(10)
SELECT
2A
2B
(14)
(13)
(9)
1Y0
1Y1
1Y2
DATA
1Y3
2Y0
2Y1
2Y2
2Y3
1

推荐资源

热门文章更多

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 373  2690  2444  807  726  8  55  50  17  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved